首页 | 本学科首页   官方微博 | 高级检索  
相似文献
 共查询到17条相似文献,搜索用时 93 毫秒
1.
本文介绍了利用直接数字频率合成(DDS)技术构成数字频率合成器的工作原理、电路组成、电路设计并对利用AD9850、单片机和微机来构成信号发生器作了介绍。  相似文献   

2.
AD9850 DDS芯片信号源的研制   总被引:20,自引:0,他引:20  
直接数字合成(Direct Digital Synthesize,DDS)是一种重要的频率合成技术,具有分辨率高,频率变换快等优点。阐述了性能价格比较高的AD9850直接数字频率合成器芯片的基本原理和性能特点,以及用其研制的0-30MHz信号源。  相似文献   

3.
介绍了在相控阵天线领域中的一种数字波束合成的设计方法。利用高性能直接数字频率合成器(DDS)芯片及DSP构成频率、幅度可调的系统,这一系统在波束合成中具有重要作用,试验证明该设计应用于系统中的可行性。  相似文献   

4.
直接数字频率合成器(Direct Digital Frequency Synthesizer,DDFS)是一种全数字频率合成器件.本文介绍DDFS的工作原理及技术方案的VHDL实现,给出了基于Altera公司的FLEX 10K系列FPGA芯片完成DDFS系统的具体设计方案及实现方法.各个模块电路均采用硬件描述语言(VH...  相似文献   

5.
采用基于锁相技术的频率合成器,详述锁相式频率合成器的理论及应用;设计单片机最小系统,完成单片机与频率合成器的接口设计,用单片机汇编语言编程控制分频比,实现对合成频率的控制.  相似文献   

6.
MC145158是摩托罗拉公司生产的锁相环(PLL)频率合成器。文中介绍了MC145158芯片的内部结构和性能特点,并利用该芯片设计了150兆赫兹接收机的频率合成器部分,该频率合成器具有很高的频率稳定度,将会在通信领域有广泛的应用。  相似文献   

7.
提出一种以单片集成PLL芯片MC145162为核心,通过ATmega16L单片机对其进行控制来实现锁相频率合成器的设计方法.探讨了锁相频率合成器的基本原理和工作特性,介绍了MC145162芯片的内部功能结构,给出了基于MC145162的锁相频率合成器的硬件电路结构和软件程序设计方法.经实际测试,锁相效果良好,结构精简,性能可靠.  相似文献   

8.
叙述了MC14 0 4 6芯片的主要特点和功能 ,分析了用锁相环构成频率合成器的工作原理 ,介绍了一种用MC14 0 4 6构成的新型频率合成器  相似文献   

9.
本文重点分析了锁相环在频率合成技术中存在的问题,利用前置分频、混频及双模分频器来提高频率合成器的输出频率,运用多环构成频率合成器以减小频率间隔.  相似文献   

10.
直接数字频率合成器的CPLD设计及QuartusⅡ与MATLAB联合仿真   总被引:1,自引:0,他引:1  
介绍了直接数字频率合成器的组成及工作原理,采用硬件描述语言,运用Altera公司的FLEX10K系列器件设计了该系统,并通过QuartusⅡ与MATLAB软件对设计进行了联合仿真,验证了设计的正确性.  相似文献   

11.
目前的信号源的设计,大都采用直接数字频率合成技术(DDS)。但在很多情况下,DDS存在最小分辨率为输入时钟1/2~n或采用截断法时噪声增加的问题。设计将介绍一种基于DDS原理,采用"跳点法"实现更为精确的频率控制方法。设计采用VHDL语言实现各个模块功能,在QuartusⅡ中完成软件设计与仿真,并下载到cyclone器件中,完成硬件的测试。设计以频率分辨率为基准频率的1%为例,若要获得更高的频率分辨率,只需对程序略加修改即可。  相似文献   

12.
介绍了由锁相技术的芯片ADF4157研制小数分频频率合成器的原理和设计方法.单片机AT89C51作为外围电路,解决了频率合成器中大的鉴相频率与小的频率间隔之间的矛盾,电路简单实用.仿真数据结果表明,不恶化相位噪声,环路开环增益与相位裕量比较好,频率分辨率有了提高.  相似文献   

13.
设计并实现了一个应用于ZigBee收发机的全集成整数N频率综合器.频率综合器中采用了稳定环路带宽技术,使频率综合器的环路带宽在压控振荡器(VCO)的整个输出频率范围内恒定不变,从而维持了频率综合器的相位噪声最优值与环路稳定性.频率综合器的同相与正交信号(IQ)由VCO输出端的除2分频器产生.该频率综合器采用0.18μm RF CMOS工艺技术制造,芯片面积约1.7mm2.频率综合器采用在晶圆测试的方式进行了测试.在1.8V电源电压下,频率综合器不包括输出缓冲所消耗的总功率为28.8mW.频率综合器在2.405GHz载波1及3MHz频偏处测得相位噪声分别为-110和-122dBc/Hz.频率综合器在2MHz频偏处测得的参考杂散为-48.2dBc.测得的建立时间约为160μs.  相似文献   

14.
介绍了一种应用于DRM/DAB频率综合器的宽带低相位噪声低功耗的CMOS压控振荡器.为了获得宽工作频带和大调谐范围,在LC谐振腔里并联一个开关控制的电容阵列.所设计的压控振荡器应用中芯国际的0.18μm RF CMOS工艺进行了流片实现.包括测试驱动电路和焊盘,整个芯片面积为750μm×560μm.测试结果表明,该压控振荡器的调谐范围为44.6%,振荡频率范围为2.27~3.57GHz.其相位噪声在频偏为1MHz时为-122.22dBc/Hz.在1.8V的电源电压下,其核心的功耗为6.16mW.  相似文献   

15.
频率合成技术在现代通信、仪器仪表等电子系统中有着广泛的应用,本文提出基于锁相环CD4046频率合成器的设计方案,并通过单片机AT89C52实现对频率的测量和显示。  相似文献   

16.
系统采用ARM920T作为核心处理器,以低频信号作为信号源,采用DDS技术,从而实现相频,幅度,频率特性的分析仪器,能够简单的实现信号源的时域和具体参数的波形。本系统主要由ARM920T控制处理器,DDS扫频模块,ADC采样模块,DAC输出模块,检波滤波器模块,扫频信号源幅度模块组成。其中处理器采样ARM920T,扫频信号源采样DDS芯片AD9851,检波模块以AD637JQ芯片构成,相位检测模块由AD8302芯片构成,通过DAC芯片TLV5618控制扫频信号的幅度。通过实验本仪器可以检测20Hz到1MH  相似文献   

17.
基于Protel2004软件实现调频收音机电路原理图设计及PCB设计,以AT89C51单片机为控制核心,使用CXA1019超外差形式接收电台制作,使用BU2614组成锁相环频率合成器和环路滤波电路,实现了电台的自动选台.在此基础上,利用CD4046实现电台存储功能,使用串行时钟芯片DS1302并辅以LCD显示模块,可实现实时时钟和闹钟报时功能.  相似文献   

设为首页 | 免责声明 | 关于勤云 | 加入收藏

Copyright©北京勤云科技发展有限公司  京ICP备09084417号