首页 | 本学科首页   官方微博 | 高级检索  
相似文献
 共查询到20条相似文献,搜索用时 171 毫秒
1.
卷积码凭借其编译码的优越性在无线通信领域发挥着巨大的作用。设计了DVB-S标准中常用的(2,1,7)卷积码的Viterbi译码器。通过串———并相结合的方式设计,并在Altera EPIC20 FPGA芯片上进行测试并且通过。  相似文献   

2.
针对试验特性对光电轴角编码器的稳定性要求越来越高。设计了以DSP为核心的处理电路,该电路同时处理方位编码器和高低编码器,简化了空间结构和调试程序。经实际项目论证,该编码器系统可靠性高。  相似文献   

3.
徐健  杜丽娟 《大众科技》2006,(6):63-64,68
文章对于卷积编码器的设计与实现进行了研究,然后对该编码器的性能进行了仿真分析,证明达到了工程标准的要求,从而验证了该编码器设计的可靠性.  相似文献   

4.
本文介绍了以EDA设计软件MAX PLUSII为基础,利用VHDL语言设计一个CRC(7,3)码编码器的基本方法,所设计的编码器可将任意3位信息位转换为7位CRC码,并给出了该编码器在MAX PLUSII软件平台下的仿真结果及所生成的可共享的CRC编码模块。  相似文献   

5.
龙光利 《科技广场》2006,(4):110-112
阐述了巴克码组的定义和7位巴克码识别器的组成框图。在MAX PLUS2软件平台上,给出了利用现场可编程门阵列器件设计7位巴克码识别器电路,为了便于对设计的7位巴克码识别器进行检测,该电路还设计了一个周期为31位长的模拟7位巴克码产生器,并进行了编译和波形仿真。综合后下载到可编程器件EPF10K10LC84-4中,测试结果表明,达到了预期的设计要求。  相似文献   

6.
依据目前还没有结构化码率兼容(Rate-Comptible,RC)低密度奇偶校验(Low-Density Parity-Check,LDPC)卷积码的构造方法这一现状,本文以LDPC卷积码的多项式矩阵作为基矩阵,提出了用图扩展法获得码率兼容LDPC卷积码的方法。仿真结果表明,码率兼容LDPC卷积码家族在性能上有稳定的改进。  相似文献   

7.
空时分组码能够提供分集增益,但是不能提供编码增益,为了提高空时分组码的可靠性能,本文提出一种高速卷积空时分组码的设计方法.该方法将高速空时分组码和删余卷积码进行级联,既保证了传输速率又提供了编码增益.  相似文献   

8.
本文详细介绍了复杂可编程逻辑器件(CPLD)和DSP在开关磁阻电机控制系统中的应用.CPLD的使用简化了系统结构,提高了系统工作的稳定性和可靠性.绝对式光电编码器的使用增加了系统的抗干扰能力,为高速运行下实现提前关断和提前导通提供了良好的硬件支持.  相似文献   

9.
为了提高通信系统的传输性能,抵抗信道衰落,对卷积码和空时频移键控结合进行了研究,利用了卷积码强的纠错性能及空时频移键控发射接收都不需知道信道状态信息的优点,降低了误码率。用Matlab验证了结论,且在FPGA中得到了实现。  相似文献   

10.
为了提高通信系统的传输性能,抵抗信道衰落,对卷积码和空时频移键控结合进行了研究,利用了卷积码强的纠错性能及空时频移键控发射接收都不需知道信道状态信息的优点,降低了误码率.用Matlab验证了结论,且在FPGA中得到了实现.  相似文献   

11.
设计一个增量式编码器的速度检测接口电路,达到转速的测定。本设计所选择的方案是采用AVR系列的Atmage16单片机作为控制系统核心。硬件方面,设计了Atmage16最小系统电路,电源模块电路,光耦电路,触发器电路与液晶显示电路。软件方面,采用M法测速方式,来检测编码器的转速。通过编程,使单片机产生中断信号,捕获脉冲,经过运算,测得编码器转速,并在液晶屏上实时显示。  相似文献   

12.
本文介绍了DDS的原理以及Altera公司的FPGA器件FLEX10K系列的主要特点,给出了用EPF10K40实现直接数字频率合成器的工作原理、设计思路、电路结构和仿真结果以及功能改进。  相似文献   

13.
基于FPGA的LED点阵显示字符设计   总被引:1,自引:0,他引:1  
现场可编程门阵列(FPGA)是一种可编程逻辑器件,它具有丰富的I/O口及内部资源,编程和修改极为方便,并且易于扩展和维护,简化电子电路的设计。本系统采用Altera公司的FLEX10K作为核心器件,结合VHDL程序,实现了对LED点阵显示字符的控制。  相似文献   

14.
《科技风》2021,(25)
本文主要介绍了西门子PLC和光电编码器在气动粉碎机自动化控制系统中转速测量的研究与应用。测量系统以增量型旋转编码器为测量传感器,以西门子S7-200 SMART PLC为控制器,对转速的测量方法、硬件组成以及高速计数器的程序设计进行了描述。  相似文献   

15.
基于RT器件的数据选择器和D锁存器设计   总被引:1,自引:0,他引:1  
以共振隧穿二极管(resonant tunneling diode)和三端共振隧穿器件RTD/HEMT为基本单元,设计了一个全新的1-of-2数据选择器,并以该数据选择器为核心电路,实现了基于RT器件的D锁存器,SPICE仿真结果验证了设计的正确性,为利用RT器件设计时序电路提供了一个简单有效的设计方法.本文所设计的电路具有量子器件的低功耗、高速等优点.  相似文献   

16.
韦凤 《科技风》2014,(6):97-97
光电编码器广泛应用于工业控制领域,分为增量式和绝对式两种类型,本文主要介绍了光电编码器在数控机床、电梯以及重型机械设备上的应用及其优点,展望了未来编码器的发展方向。  相似文献   

17.
旋转编码器的抗抖动计数电路   总被引:1,自引:0,他引:1  
旋转编码器应用于角度定位或测量时,通常有A、B、Z三相输出。旋转编码器的输出波形见图1。A相和B相输出占空比为50%的方波。编码器每转一周,A相和B相输出固定数目的脉冲(如100个脉冲)。当编码器正向旋转时,A相比B相相超前四分之一个周期;当编码器反向旋转时,B相比A相超前四分之一个周期。A相和B相输出方波的相位差90±45°。编码器每转一周,Z相输出一个脉冲。由于编码器每转一周,A相和B相输出固定数目的脉冲,则A相或B相每输出一个脉冲,表示编码器旋转了一个固定的角度。当Z相输出一个脉冲时,表示编码器旋转了一周,因此旋转编码器可以测量角位移及位移方向。  相似文献   

18.
文章提出了一种基于英飞凌微控制器XC164CS的CAN总线分布式智能测控节点的设计,给出了系统硬件框图、软件流程图、电路原理图,所设计节点实现方法简单,外扩器件少,结构合理,可靠性高,且节点扩展方便,已用于某工业现场,波特率为10Kbps。  相似文献   

19.
目前,多数低速数字通信系统中的信道编码器采用分离的CRC和卷积编码器来进行软硬件实现,然而为尽量确保可靠性,常将以上两种编码组合构成复合编码器,同时硬件实现也较软件实现更为优越.基于ITU标准,本文介绍了CRC加卷积编码器的FPGA设计方案.  相似文献   

20.
盛法生  范雅俊 《科技通报》1998,14(5):330-334
提出了利用D/A转换特性研制数控恒流器件的方法,从理论上分析了器件的设计思想和性能,并研制成功新型数控恒流器件.测试结果表明,该器件样管具有优良的电性能,同时具有体积小、功率损耗低等优点.  相似文献   

设为首页 | 免责声明 | 关于勤云 | 加入收藏

Copyright©北京勤云科技发展有限公司  京ICP备09084417号