共查询到20条相似文献,搜索用时 62 毫秒
1.
运算器部件是计算机中处理数据的功能部件。对数据处理,主要包括数据的算术运算和逻辑数据的逻辑操作。因此,实现对数据的算术与逻辑运算是运算器的核心功能,运算器如何实现以上功能,从运算器核心部件基本工作原理深入理解,帮助解决学习计算机相关应用知识。 相似文献
2.
PLC控制系统需要处理的逻辑运算指令为多操作位指令,根据每条指令所带的操作位个数不同,设计了一种能满足PLC逻辑运算的逻辑运算器。阐述了逻辑运算器的结构组成,并对各功能模块进行了说明,最后通过功能仿真与测试来验证逻辑运算器的功能,从测试结果分析,设计的逻辑运算器满足设计要求。设计的逻辑运算器可对保存的一段程序进行运算,并将运算结果按照要求保存至对应的存储器中,降低程序的执行时间,提高系统工作效率。 相似文献
3.
4.
5.
论述了在VB环境下,如何利用控件数组制作多步运算器的问题。主要阐述了实现多步运算器的各个环节的处理方法,其中包括界面的设计、各控件数组的建立、控件属性的设置、具体实现方法、步骤及代码等; 相似文献
6.
7.
系统以FPGA为核心,辅以必要的模拟电路,构成了多波形发生器。采用QuartusⅡ平台,VHDL语言实现编程。它可以输出频率可调的正弦波、三角波、方波和两获三种波形的线性组合。该波形电路简单,有较高的实用性和可靠性。 相似文献
8.
分析了基于FPGA技术的流水线操作实现LMS算法的可行性,并完成了LMS滤波器的FPGA实现,通过QuartusII平台仿真分析得出在增加硬件成本的条件下流水线设计速度相比标准LMS算法设计速度提高已经超过3倍。 相似文献
9.
PLC在数控系统中应用研究 总被引:1,自引:0,他引:1
PLC是一种专用于工业顺序控制的微机系统.为了适应顺序控制的要求,PLC省去了微机的一些数字运算功能,而强化了逻辑运算控制功能,是一种介于继电器控制和微机控制之间的自动控制装置;PLC是专为在恶劣的工业环境下使用而设计的,所以具有很强的抗干扰能力.除输入/输出部分采用光电隔离的措施外,对电源、运算器、控制器、存储器等也设置了多种保护和屏蔽.PLC没有继电器那种机械触点,因此,不存在触点的接触不良、熔焊、磨损和线圈损坏等故障. 相似文献
10.
通过系统设计、数据通道、指令系统、指令流程、控制信号等,找出了各个微控制信号的逻辑表达式,利用CPLD电路完成硬布线工作,做出了组合逻辑控制器、外加运算器、寄存器时、时序电路、主存储器等部件实现简单的模型机计算机。 相似文献
11.
介绍了使用QuartusⅡ软件进行电路设计与开发的主要流程;通过使用两片74LS160芯片构成一个五十进制计数器,对QuartusⅡ在数字电路实验中的应用进行了详细的阐述。 相似文献
12.
MATLAB对QuartusⅡ复杂仿真功能的增强与应用 总被引:1,自引:0,他引:1
本文介绍了在EDA设计中MATLAB软件对仿真功能增强的方法,通过FPGA实现的自适应滤波器来说明它与QuartusⅡ软件联合完成在FPGA设计中复杂仿真的全过程.本论文应用中使用MATLAB 6.5,完成设计仿真的软件是ALTERA公司的QuartusⅡ5.0,FPGA设计选用的芯片FLEX10K系列的EPF10K70RC240-4.由于MATLAB其功能比较强大,将越来越多地应用在实际工程中解决问题. 相似文献
13.
基于DDS的信号发生器设计 总被引:1,自引:0,他引:1
本文基于DDS的基本原理,使用Altera公司的FPGA芯片完成信号发生器的设计,在QuartusⅡ开发环境下采用VHDL语言编程实现。本设计所采用的方法设计的信号发生器结构简单,比采用专用DDS芯片更为灵活。只要改变FPGA中的ROM数据,DDS就可以产生任意波形,因而具有相当大的灵活性和可扩展性。 相似文献
14.
15.
16.
IIR(无限冲激响应)数字滤波器在许多领域得到广泛应用.这里介绍了一种利用Matlab设计一个IIR数字陷波器的方法,接着在硬件实现时将其转化为二阶级联形式,以VerilogHDL语言书写模块,最后利用Altera公司的Quartus Ⅱ软件进行FPGA设计及仿真. 相似文献
17.
本文提出了一种离散余弦变换电路VLSI实现的可测试性设计。它采用基于算法结构变换的并行实现,所用乘法的数量大大减少,降低了硬件面积占用和功率消耗。为提高DCT的可靠性,在本设计中加入可测性设计方法,采用一种新的内建自测试(BIST)技术。实验表明该设计对运算器的内部结构和运算速度影响小,并具有较高的故障覆盖率。本文的方法适用于高可靠性要求下的数字信号处理的VLSI实现。 相似文献
18.
19.
基于FPGA智力竞赛抢答器的设计 总被引:1,自引:0,他引:1
在QuartusII6.0的软件平台的基础上,基于FPGA设计了一款智力竞赛抢答器,给出了各模块及具体电路图,并将编程文件下载逻辑资源为50万门的Cyclone系列EP1C20F400型芯片中,经实际电路验证,达到设计要求。该电路不仅能实现自锁和互锁,而且能用指示灯准确地显示抢答优先结果并开始在数码管上显示60秒钟计时,60秒钟过后蜂鸣器会自动报警。 相似文献
20.
利用FPGA开发技术实现智能控制器算法的芯片化,降低计算机故障对控制系统的影响,提高PID控制器的可靠性。本文根据FPGA设计结构类型和特点,提出一种基于FPGA改进型并行机构的PID控制器设计方法。在PID算法与FPGA的运算器逻辑映像过程中,采用补码加法器代替减法器设计,增加整数运算结果的位扩展处理,完成了包括算法顶层模块的积分分离处理,底层浮点加法、浮点乘法、浮点数与整数的转换等多个底层模块的实现。设计通过硬件在回路仿真对所设计的PID控制器进行验证,仿真与测试结果表明算法的有效性与正确性。 相似文献