首页 | 本学科首页   官方微博 | 高级检索  
相似文献
 共查询到20条相似文献,搜索用时 47 毫秒
1.
设计并实现了一个应用于ZigBee收发机的全集成整数N频率综合器.频率综合器中采用了稳定环路带宽技术,使频率综合器的环路带宽在压控振荡器(VCO)的整个输出频率范围内恒定不变,从而维持了频率综合器的相位噪声最优值与环路稳定性.频率综合器的同相与正交信号(IQ)由VCO输出端的除2分频器产生.该频率综合器采用0.18μm RF CMOS工艺技术制造,芯片面积约1.7mm2.频率综合器采用在晶圆测试的方式进行了测试.在1.8V电源电压下,频率综合器不包括输出缓冲所消耗的总功率为28.8mW.频率综合器在2.405GHz载波1及3MHz频偏处测得相位噪声分别为-110和-122dBc/Hz.频率综合器在2MHz频偏处测得的参考杂散为-48.2dBc.测得的建立时间约为160μs.  相似文献   

2.
介绍了一种应用于DRM/DAB频率综合器的宽带低相位噪声低功耗的CMOS压控振荡器.为了获得宽工作频带和大调谐范围,在LC谐振腔里并联一个开关控制的电容阵列.所设计的压控振荡器应用中芯国际的0.18μm RF CMOS工艺进行了流片实现.包括测试驱动电路和焊盘,整个芯片面积为750μm×560μm.测试结果表明,该压控振荡器的调谐范围为44.6%,振荡频率范围为2.27~3.57GHz.其相位噪声在频偏为1MHz时为-122.22dBc/Hz.在1.8V的电源电压下,其核心的功耗为6.16mW.  相似文献   

3.
首先对分布式放大器中L型和T型网络的频率特性进行了研究.分析表明,L型网络比T型网络在设计中具有更好的频率特性.基于稳懋半导体的2-μm GaAs HBT工艺实现了一种L型网络的分布式放大器.测试结果表明,在3~18GHz频率范围内其增益为5.5dB,增益平坦度为±1dB,体现了很好的带宽性能.此外,在设计的频率范围内反射损耗S11,S22均低于-10dB.在5GHz时的1dB压缩点处输出功率为13.3dBm.芯片面积为0.95mm2,在3.5V电源下功耗为95mW.  相似文献   

4.
Laserdiode (LD) pumpedhighaveragepower ,highrepetitionintracavityfrequency doubledsolid statelaserhasmanyadvantages,suchashighefficiency ,highpeakpower,high photonenergy ,highbeam quality ,com pactnessandlongerlifetime .Amongthem ,LD pumpedfrequencydoubled green…  相似文献   

5.
A 130 nm CMOS complementary-conducting-strip transmission line(CCS-TL)based multi-stage amplifier beyond 100 GHz was presented in this paper. Different structural parameters were investigated to achieve higher quality factor for the matching circuits. Moreover, CCS-TL based Marchand balun was implemented to achieve higher output power. The measured small signal gain was higher than 5 d B from 101 GHz to 110 GHz. DC power consumption was 67.2 mW with V_D=1.2 V, and the chip size including contact PADs was 1.12 mm×0.81 mm.  相似文献   

6.
研究一种用于近程雷达的毫米波混频器设计,通过环行器来实现本振和信号的输入,环行器的功率分配可根据雷达的作用距离来进行设计,采用鳍线结构来实现混频器的匹配输入。经测试,当工作频率为30GHz时,变频损耗仅为6dB。  相似文献   

7.
为了使一个10 Gbit/s 2∶1半速率复接器电路能够在无外部提供时钟的环境中工作,需要一个5 Gbit/s时钟恢复电路从一路输入数据中提取出所需时钟.该时钟恢复电路采用3级环形压控振荡器,以克服2级振荡器存在的起振不可靠和4级振荡器振荡频率低的问题;采用鉴频鉴相器来增加牵引范围,以适应由于工艺、电压及温度偏差等原因...  相似文献   

8.
实现了一种基于CMOS工艺的用于DRM与DAB数字广播射频调谐器的具有低相位噪声与低功耗的工作在37.5MHz的差分结构晶体振荡器.在晶体振荡器的核心部分采用了PMOS晶体管来代替传统的NMOS晶体管以降低相位噪声.采用了对称结构的电流镜以提高直流稳定度.采用了由一阶CMOS运算跨导放大器和简单的幅度探测器构成的幅度探测电路以提高输出信号的电流精确度.芯片采用0.18-μmCMOS工艺实现,芯片面积为0.35mm×0.3mm.芯片包含用于驱动50Ω测试的负载接口电路,在1.8V供电电压下,所测得的芯片功耗仅为3.6mW.晶体振荡器的工作输出信号在距离其中心频率37.5MHz频偏1kHz处的相位噪声为-134.7dBc/Hz.  相似文献   

9.
在20-6000 K温度范围内,计算了N142O16的总配分函数.其中,转动配分函数考虑了离心扭曲修正,振动配分函数采用谐振子近似.20-6000 K的温度范围被划分为五区间段,计算的配分函数在这五个温度区间分别被拟合到一个温度T的四阶多项式,从而在每个区间均得到五个拟合系数.由这些拟合系数就可以快速、准确的获得分子在所研究温度范围内任意温度的总的配分函数.  相似文献   

10.
This paper presents a multi-mode control scheme for a soft-switched flyback converter to achieve high efficiency and excellent load regulation over the entire load range. At heavy load, critical conduction mode with valley switching (CCMVS) is employed to realize soft switching so as to reduce turn-on loss of power switch as well as conducted electromagnetic interference (EMI). At light load, the converter operates in discontinuous conduction mode (DCM) with valley switching and adaptive off-time control (AOT) to limit the switching frequency range and maintain load regulation. At extremely light load or in standby mode, burst mode operation is adopted to provide low power consumption through reducing both switching frequency and static power dissipation of the controller. The multi-mode control is implemented by an oscillator whose pulse duration is adjusted by output feedback. An accurate valley switching control circuit guarantees the minimum turn-on voltage drop of power switch. The prototype of the controller IC was fabricated in a 1.5-μm BiCMOS process and applied to a 310 V/20 V, 90 W flyback DC/DC converter circuitry. Experimental results showed that all expected functions were realized successfully. The flyback converter achieved a high efficiency of over 80% from full load down to 2.5 W, with the maximum reaching 88.8%, while the total power consumption in standby mode was about 300 mW.  相似文献   

11.
文章以简谐振动的定义、基本特征和运动规律为基础,以狭义相对论和广义相对论的主要内容为依据,讨论近光速条件下振子的运动规律和运动特点。具体的分析表明:在振子速度远远低于光速时,由于振子的运动质量等于静止质量,所以系统做的是严格的简谐振动;在振子速度接近光速时,系统的圆频率和质量均依赖于振子的运动速度,而振子的运动速度则又反过来依赖系统的圆频率和质量,从而表明此时振子的运动不再是简谐振动,而是具有较为复杂的运动形式。  相似文献   

12.
谊文主要研究关联双态噪声驱动欠阻尼谐振子模型中的随机共振现象,分析井讨论了互关联不随时间变化争受周期信号调制下系统的输出特性.研究发现:周期调制互关联使得互关联强度进入系统输出表达式,调节互关联强度,可以在信号放大率随输入信号频率变化曲线上观察到双重随机共振现象.  相似文献   

13.
对T 型衰减器的插入损耗和衰减性能进行了理论分析, 在此基础上设计了一个用于跳时超宽带(TH-UWB)通信的载波频率为4 GHz 的通断键控(OOK)调制器. 该调制器的核心是一个T 型RF CMOS 衰减器, 其电路拓扑结构包括3个主要部分: 振荡频率为4 GHz 的振荡器、由射频CMOS 晶体管构成的T 型衰减器和带有L 型结构的输出阻抗匹配网络. 该调制器由一个脉位调制(PPM)信号控制, 使已调信号的包络随控制信号的幅度而变化, 以实现调制功能. 除此之外, 输出匹配网络将调制器的输出阻抗匹配到50Ω负载. 调制器采用0.18 μm 射频CMOS 工艺进行设计并仿真, 其芯片经过测试, 在1.8 V 电源和50Ω负载下有65 mV 的输出幅度, 输出端回波损耗(S11)小于-10 dB, 功耗为12.3 mW, 芯片尺寸为0.7 mm×0.8 mm.  相似文献   

14.
应用MATLAB7.0中的SIMULINK仿真软件对有源电力滤波器系统进行数学建模,通过分析、比较有三相负载电流的输出波形,可检测到其线路中电流的畸变率从原来的28.87%下降至7.83%,证明本次所设计的有源电力滤波器系统能够抑制电网的谐波,说明了有源电力滤波器的谐波抑制和无功补偿的设计可以达到较好的效果,此设计具有一定的实际意义与工程实现价值.  相似文献   

15.
p-q和ip-iq两种谐波检测方法的仿真对比   总被引:2,自引:0,他引:2  
针对基于瞬时无功功率理论的p-q和ip-iq两种谐波检测方法建立了仿真模型,并在电网电压有无畸变时进行了仿真和对比。结果表明,ip-iq法在电网电压有无畸变时均能从负载电流中准确地将谐波检测出来,而p-q法只在电网电压无畸变时,才能将负载电流中的基波分量和谐波分量有效地分离开。本研究为在谐波抑制中合理选取谐波检测方法提供了理论依据。  相似文献   

16.
电网中的谐波电压和电流本身也是一种能源.利用基于磁通可控可调电抗器原理隔离系统谐波,迫使谐波流入谐波提取侧,通过三绕组变压器和基波磁通有源补偿在不取用系统基波功率的条件下提取含量较大的谐波分量.将提取出的谐波能量直接进行利用,或转化为直流或逆变成交流回馈电网,达到谐波利用的目的.利用MATLAB6.5搭建实际系统模型并对谐波提取进行仿真分析,仿真结果表明在谐波含量较为丰富的地方,本方案能有效滤除和提取电力系统谐波进行利用.  相似文献   

17.
A differential cross-coupled regulated cascode(RGC)transimpedance amplifier(TIA)is proposed. The theory of multi-stage common-source(CS) configuration as an auxiliary amplifier to enhance the bandwidth and output impedance of RGC topology is analyzed. Additionally, negative Miller capacitance and shunt active inductor compensation are exploited to further expand the bandwidth. The proposed RGC TIA is simulated based on UMC 0.18 μm standard CMOS process. The simulation results demonstrate that the proposed TIA has a high transimpedance of 60.5 d B?, and a-3 d B bandwidth of 5.4 GHz is achieved for 0.5 p F input capacitance. The average equivalent input noise current spectral density is about 20 p A/Hz~(1/2) in the interested frequency, and the TIA consumes 20 m W DC power under 1.8 V supply voltage. The voltage swing is 460 m V pp, and the saturation input current is 500 μA.  相似文献   

18.
给出了一个应用于无线局域网WLAN802.11a的中低噪声、高增益的下变频器.该下变频器采用高中频的结构,输入的射频频率(RF)、本振(LO)频率和输出的中频频率(IF)分别为5.15 ~5.35,4.15 ~4.35和1GHz.为了提高混频器的线性度,电路采用了伪差分的吉尔伯特结构和源极电阻负反馈技术;为了获得低的噪声系数,混频器采用电流源注入技术和LC谐振电路作为负载.此外,采用了一种改进的源极跟随器输出缓冲电路,在不恶化其他性能的情况下混频器可以达到较高的增益.该芯片采用0.18μm RF CMOS工艺制作,包含所有焊盘在内的芯片尺寸为580μm×1 185μm.测试结果表明:在1.8V电源电压下,消耗电流为3.8mA,转换增益为10.1dB,输入1dB压缩点为-3.5dBm,输入三阶截点为5.3dBm,单边带(SSB)噪声系数(NF)为8.65dB.  相似文献   

19.
This paper presents a powerful application of genetic algorithm (GA) for the minimization of the total harmonic current distortion (THCD) in high-power induction motors fed by voltage source inverters, based on an approximate harmonic model. That is, having defined a desired fundamental output voltage, optimal pulse patterns (switching angles) are determined to produce the fundamental output voltage while minimizing the THCD. The complete results for the two cases of three and five switching instants in the first quarter period of pulse width modulation (PWM) waveform are presented. Presence of harmonics in the stator excitation leads to a pulsing-torque component. Considering the fact that if the pulsing-torques are at low frequencies, they can cause troublesome speed fluctuations, shaft fatigue, and unsatisfactory performance in the feedback control system, the 5th, 7th, 1 lth, and 13th current harmonics (in the case of five switching angles) are constrained at some pre-specified values, to mitigate the detrimental effects of low-frequency harmonics. At the same time, the THCD is optimized while the required fundamental output voltage is maintained.  相似文献   

20.
新能源光伏发电并网系统中的逆变器、非线性负载以及变压器等器件产生的谐波,会影响电能质量和安全。为了抑制系统中的谐波,使输出电流很好地跟踪并网电压,实现输出电流的稳定性,提出一种带锁相环和电压反馈双电流环的LCL型光伏并网逆变器谐波抑制方法。对逆变器控制系统进行分析,建立数学模型,通过MATLAB/Simulink搭建仿真系统。仿真结果证明:该方法可以有效抑制谐波,提高电能的供电质量,满足新能源光伏并网系统对电流谐波畸变率的要求。  相似文献   

设为首页 | 免责声明 | 关于勤云 | 加入收藏

Copyright©北京勤云科技发展有限公司  京ICP备09084417号