首页 | 本学科首页   官方微博 | 高级检索  
相似文献
 共查询到20条相似文献,搜索用时 109 毫秒
1.
采用双线性插值和最近邻域插值两种算法,设计了一种实用的视频图像缩放器。该缩放器以较短延迟的方式改变视频流大小,在需要配置的参数中,数据宽度、颜色通道以及最大视频分辨率可在编译前配置好,输入输出分辨率、缩放因子以及大小改变类型等参数可实时配置。  相似文献   

2.
视频缩放是视频处理领域的关键问题,可以分为硬件实现和软件实现。以FPGA作为处理芯片,按照SMPTE协议设计了一种视频缩放方法。设计采用模块化思想对系统进行了自上而下的划分,采用XILINX公司提供的Spartan6系列芯片XC6SLX45T,并使用Verilog HDL语言实现了各模块功能。该算法使用流水线结构,实验结果表明,该算法能够在FPGA上稳定运行,实现了视频缩放的效果。和原有方法相比,该设计方法减少了5个乘法器的使用,节约了系统资源。  相似文献   

3.
针对双线性插值算法在图像放大过程中处理图像边缘部分的不足,提出了一种新的改进算法。该算法通过分析图像的局部结构对图像分别进行插值。同质区域采用双线性插值算法,边缘区域采用基于圆形孔径的方法进行放大。此外,通过与传统算法进行比较,利用实例说明了该算法在图像处理细节部分的优越性。  相似文献   

4.
为了改善传统线性插值算法产生的图像模糊和边缘锯齿化现象,提出了一种改进的自适应逆梯度插值算法。该算法根据图像局部梯度特征,对已有的基于逆梯度插值算法中的逆梯度权值进行自适应加权,然后与经典的WaDi插值算法融合,得到改进的插值算法。实验结果表明,改进算法插值图像视觉效果和客观评价准则(峰值信噪比上)都有明显提高。  相似文献   

5.
介绍了二相编码信号的脉冲压缩的时域算法,并进行了优化,分析其在FPGA上的硬件资源占用情况。  相似文献   

6.
针对传统电子稳像平台的缺陷,设计基于FPGA的实时稳像系统,运用基于图像分块投影匹配的稳像算法,此系统能够适应存在平移运动同时带有旋转与缩放的运动画面,提高算法的精度与适应性。对此算法与传统算法所消耗时间进行对比研究,结果证明,此系统基本能消除随机抖动。  相似文献   

7.
为了提高AES算法中IP核数据的吞吐量并同时减小硬件资源的占用,以达到速度和面积的折中实现,采用混合流水线结构和可重构技术完成了IP核的设计.该设计包括在同一个混合流水线结构的流程中实现了AES算法的加密和解密过程;根据有限域的性质,对AES算法中的Sbox盒进行了优化;结合可重构技术,完成了对AES轮变换的主要构件ShiftRow和MixColumn的优化.本设计在Xilinx Virtex2p xc2vp20-7 FPGA器件上完成,其数据吞吐量达到2.58Gbit/s,所需组合逻辑仅为3 233块,通过与同型号器件上的其他设计进行对比,实现了速度和面积的折中,在吞吐量和面积上都得到了比较理想的结果.  相似文献   

8.
传统的图像放大算法有最近邻插值算法、双线性插值方法、高阶插值方法。在研究这些算法的基础上。将分形所具有无穷的细节和自相似性的思想引入到图像放大算法中,利用分形插值算法进行图像放大。实验表明分彤插值算法和其他算法相比,其图像具有更高的视觉分辨率。  相似文献   

9.
提出一种改进的、基于平均幅度差函数(average magnitude difference function, AMDF)的正交频分复用(orthogonal frequency division multiplexing, OFDM)帧定时同步算法,并完成了在FPGA(field programmable gate array)平台下的硬件实现.仿真及测试结果表明,在AWGN(additive white Gaussian noise)信道环境下,该算法不但继承了AMDF算法的优点,而且具有易于FPGA实现、占用硬件资源少、同步性能良好等特点.  相似文献   

10.
以DSP和FPGA为核心器件构建了测量轴直径的双视频头的自动测量系统,FPGA实现图像预处理功能并完成系统的逻辑控制任务,DSP实现系统的测量算法。  相似文献   

11.
针对舰船边缘信息检测实时性差、检测效果不佳等问题,通过选取适用于舰船边缘检测的数学形态运算与最大类间方差二值法的方法,并结合 FPGA并行处理能力,构建舰船边缘检测硬件平台。在该硬件平台上,采用FPGA对舰船目标相关算法进行硬件实现。从舰船图像处理结果分析可知,采用传统CPU进行算法处理需要约120ms,采用FPGA实现仅需21.2ms,采用FPGA加速后处理速度提高5倍以上,完全可满足实时性要求,因此该方法具有良好的应用前景。  相似文献   

12.
基于FPGA的验证平台能够缩短SoC芯片的开发时间,提高验证工作的可靠性,并具有可重用性。利用Xilinx公司的FPGA作为一个基于标准总线连接的IP模块验证平台,并将待验证IP模块综合后下载于FPGA中.通过软硬件协同验证的方法,验证了待测IP模块的正确性。通过介绍SPI模块的验证方法.给出了基于FPGA的SoC/IP验证的软件设计思路。  相似文献   

13.
提出了一种基于FPGA技术的K8051单片机IP核采集与显示GPS信息的新方法。介绍了系统的硬件组成,详细说明了Quartus II原理图文件的设计方法和汇编程序设计流程图,并利用GPS模块、FPGA实验开发板和液晶显示器进行了硬件实验,结果证明了该方法的有效性。  相似文献   

14.
介绍一种基于FPGA的LCD液晶显示驱动IP核的设计。该设计采用VHDL硬件描述语言,以Altera公司的Cyclone II系列FPGA—EP2C8Q208C8芯片为载体,实现了对液晶显示的控制。结果表明,该设计是实现12864液晶显示的一种行之有效的方法,且控制灵活,可靠性高。  相似文献   

15.
16.
针对传统的“PC+运动控制卡”开发模式,采用ARM+ FPGA架构,并引进视觉系统,分析了控制系统软、硬件设计和图像采集、存储、算法的相关内容,结果表明这种设计具有良好的扩展性和稳定性,减轻了劳动成本.  相似文献   

17.
提出一种基于带一个形状参数的二次三角函数插值的图像放大算法,给出了插值运算的数学公式.实验结果表明,该算法能有效地应用于数字图像的放大处理,得到的图像轮廓清晰,有效地抑制锯齿现象,放大后的图像满足视觉要求,且不会产生其它明显的人工痕迹,是一种切实可行的图像放大算法.  相似文献   

18.
在 FPGA 上设计部署模糊自适应 PID 算法,并针对典型的自动控制对象——直线倒立摆完成稳摆控制,以验证该算法的硬件可实现性。在直线倒立摆模型基础上,运用模糊控制理论对 PID 参数进行自适应整定,再根据模糊 PID 处理过程,结合离散 PID 算法,采用半查表加半计算方式,在 Quartus II 及 Modelsim 平台上完成 Verilog HDL 的硬件编程设计与仿真。通过 Simulink 仿真比较可知,模糊自适应 PID 相对于经典 PID 控制的响应性能指标更优,最后基于 EP4CE6E22C8N 芯片,以较少的资源开销实现了控制器设计。基于 FPGA的模糊自适应 PID 控制器能够充分利用该器件特性,凸显模糊自适应 PID 算法优势,实现对倒立摆的实时控制。  相似文献   

19.
在阐述小波图像融合算法的基础上,针对小波分解后各频域融合算子和融合规则的选择,提出一种新的基于FPGA动态可重构的图像融合算法。该方法对小波分解后的图像低频子带采用平均融合算子处理,在高频子带的融合中依据小波系数树状结构特点提出了一种新的自适应融合方法,最后经过小波逆变换得到融合图像。核心算法集成到一片FPGA中实现,提高算法的实时性,降低系统的实际功耗,有效地减少融合图像的失真。对多组图像进行实验,实验结果表明,该方法是有效的。  相似文献   

20.
插值与高阶微分方程联用的图像放大模型   总被引:1,自引:0,他引:1  
基于P.Perona和J.Malik方程的图像放大的算法对于图像的放大具有一定的效果,但是这种算法有它的局限性。插值与高阶微分方程联用的图像放大模型是在高阶Yu-Li You和M.Kaveh方程图像处理模型的数值实现中嵌入插值实现算法,从而可以得到一个比较完整的图像放大模型的实现算法.实验结果表明,此模型用于图像放大能够达到较好的效果.放大的效果图像没有出现灰暗的现象,也没有出现块效应.而且在放大倍数逐渐增大时,效果也保持得比较好.同时对带噪声的图像进行放大,并没有将噪声放大,反而有去除噪声的效果.  相似文献   

设为首页 | 免责声明 | 关于勤云 | 加入收藏

Copyright©北京勤云科技发展有限公司  京ICP备09084417号