排序方式: 共有2条查询结果,搜索用时 62 毫秒
1
1.
为了提高EDA实验教学效果,提出1种基于FPGA的高速数据通道的设计和实验仿真方法.该高速数据通道结构基于乒乓操作的原理,利用Quartus Ⅱ软件提供的软核双时钟FIFO实现数据的流水式处理.将FPGA作为DSP和数字上变频器AD9857的数据通道构建测试平台,使用嵌入式逻辑分析仪SignalTap Ⅱ实时获取测试管脚数据,验证设计的正确性.在可靠通信的条件下,FPGA与C6416之间接口数据率达到240 MBps,与AD9857接口的数据率达到22.4 MBps,系统的设计和实验方法简单,可以应用于高速数据流传输的场合. 相似文献
2.
郑争兵 《实验室研究与探索》2012,31(3):55-58
针对当前高校通信工程专业嵌入式课程实验教学硬件存在的问题,提出了一种开放式通信教学实验系统.该系统基于软件无线电的硬件体系结构,主要由基带模块和中频模块组成.基带模块采用DSP+ FPGA硬件方案,充分利用两种处理器的优势,灵活地实现通信方面的数字算法.中频模块采用数字化处理,有效地实现基带信号到中频模拟信号的转变.在此基础上,显示终端采用Matlab软件的图形化编程工具编写应用程序,用户可通过显示终端控制实验系统的操作,根据预设实验项目进行配置,实现相应的无线通信系统.整个实验系统具有通用性、开放性和层次性的特点,可满足通信专业嵌入式技术实验教学的要求. 相似文献
1