排序方式: 共有1条查询结果,搜索用时 0 毫秒
1
1.
飞速发展的宽带数字接收机技术的瓶颈是实现器件的低速处理能力不能适应超高速ADC产生的超高速数据速率,常用的基于多相滤波的数字信道化方法和数字下变频方法形成的较低数据速率不能适应对宽带信号的处理。本文提出了用多路并行的方式将大规模FPGA内相对丰富的资源在低速率下合并为超高速处理的方法。在现有的工作速率为500 MHz以下的FPGA器件上实现了4.8GHz的超高速混频和超高速滤波,可满足信号带宽500 MHz的实时处理需求。 相似文献
1