首页 | 本学科首页   官方微博 | 高级检索  
     检索      

基于VHDL语言的FIR数字滤波器的实现
引用本文:侯枫,杜雪峰.基于VHDL语言的FIR数字滤波器的实现[J].三门峡职业技术学院学报,2009,8(4).
作者姓名:侯枫  杜雪峰
作者单位:三门峡职业技术学院,信息工程系,河南,三门峡,472000
摘    要:主要利用硬件描述语言实现FIR数字滤波器的设计。介绍了数字滤波器的研究背景、发展过程和应用现状,分析了传统的数字硬件系统设计方法与采用硬件描述语言的数字硬件系统设计方法的不同,重点阐述了FIR数字滤波器的原理和采用硬件描述语言的设计方法,在QuartusII6.0环境中设计了采样频率为44KHz,截止频率为10.4KHz,输入8位输出8位的线性相位FIR数字滤波器,给出了设计的仿真结果。结果表明该设计能够满足FIR数字滤波器的设计要求,对FPGA硬件资源的利用高效合理。

关 键 词:FIR数字滤波器  线性相位  FPGA  Quartus

Design of FIR Digital Filter Based on VHDL Language
Hou Feng,Du Xue-feng.Design of FIR Digital Filter Based on VHDL Language[J].Journal of Sanmenxia Polytechnic,2009,8(4).
Authors:Hou Feng  Du Xue-feng
Institution:Hou Feng; Du Xue-feng (Sanmenxia Polytechnic; Sanmenxia 472000; China);
Abstract:
Keywords:FPGA  Quartus
本文献已被 维普 万方数据 等数据库收录!
设为首页 | 免责声明 | 关于勤云 | 加入收藏

Copyright©北京勤云科技发展有限公司  京ICP备09084417号