首页 | 本学科首页   官方微博 | 高级检索  
     检索      

高精度时间数字转换器的研究
引用本文:豆卫敏,;颜志英.高精度时间数字转换器的研究[J].人天科学研究,2009(1).
作者姓名:豆卫敏  ;颜志英
作者单位:[1]浙江工业大学研究生院; [2]浙江工业大学信息学院
摘    要:根据一种时间数字转换器的结构和性能,提出了组成全数字锁相环重要模块——时间数字转换器的设计方法。首先,设计出TDC模块的电路构成;其次,采用千分尺算法对电路信号进行设计和较正;最后,通过PSPICE仿真环境对电路图的设计,测出TDC的精确度,测得在CMOS环境下时间延迟的线性趋势。实验结果表明,与已有的时间数字转换器相比,该千分尺算法应用于TDC模块的设计,可以使时间数字转换器的性能有较大提高。

关 键 词:全数字锁相环  时间数字转换器  千分尺自纠正算法

Reserach of High-precision Time Digital Converter
Abstract:According to a time digital converter on the structure and performance,design an important component of DPLL module-time digital converter.First,design the circuit TDC module;Second,the Self-correct algorithm used to signal circuit design;Finally,PSPICE simulation environment for circuit design,measured the precision of the TDC,measured in time delay CMOS environment The linear trend.The results show that,and the time has been compared to digital converters,the 1,000-foot algorithm used in the design of TDC...
Keywords:ADPLL  Time Digital Converter TDC  Self-correct Algorithm
本文献已被 维普 等数据库收录!
设为首页 | 免责声明 | 关于勤云 | 加入收藏

Copyright©北京勤云科技发展有限公司  京ICP备09084417号