首页 | 本学科首页   官方微博 | 高级检索  
     检索      

基于CPLD的高频电路多功能时钟模块设计
引用本文:杨龙,杨威.基于CPLD的高频电路多功能时钟模块设计[J].大众科技,2012(1):233-235.
作者姓名:杨龙  杨威
作者单位:东软派斯通医疗系统有限公司;东软集团(大连)有限公司
摘    要:文章介绍了一种基于CPLD的高频电路的多路不同频率同步时钟输出模块的设计方法,采用单一高频时钟作为时钟源输入,通过CPLD的分频电路设计实现输出多路不同频率同步时钟,利用有限状态基设计实现CPLD的外部控制接口,实现对CPLD输出时钟频率的任意调节。有效满足复杂的高频电路设计中需要提供多路不同频率同步时钟的要求。

关 键 词:CPLD  时钟分频  有限状态基

Design of Multi-function Clock Module In the High Frequency Circuit Using CPLD Technique
Abstract:the paper introduce a design of clock module with multiple different frequency clock outputs,use a single high speed clock signal as input,realize multiple different frequency clock Outputs using clock division circuits of CPLD,realize clock module control interface using Finite State Machines of CPLD in order to adjust the frequency outputs of clock module.All can be done to satisfy the different frequency synchro clock outputs in the complicated high frequency circuit.
Keywords:CPLD  Clock Division  Finite State Machines
本文献已被 CNKI 等数据库收录!
设为首页 | 免责声明 | 关于勤云 | 加入收藏

Copyright©北京勤云科技发展有限公司  京ICP备09084417号