首页 | 本学科首页   官方微博 | 高级检索  
     检索      

一种低功耗的10Gbit/s CMOS1∶4分接器(英文)
引用本文:蒋俊洁,冯军,李有慧,胡庆生,熊明珍.一种低功耗的10Gbit/s CMOS1∶4分接器(英文)[J].东南大学学报,2006(1).
作者姓名:蒋俊洁  冯军  李有慧  胡庆生  熊明珍
作者单位:东南大学射频与光电集成电路研究所 南京210096
基金项目:The National High Technology Research and Devel-opment Program of China (863Program) (No.2001AA312010).
摘    要:采用TSMC0·18μm CMOS工艺实现了一种应用于光纤通信系统SDH STM-64的10Gbit/s1∶4分接器,整个系统采用树型结构,由1个高速1∶2分接器、2个低速1∶2分接器、分频器以及数据和时钟输入输出缓冲组成.为达到优化性能、降低功耗的目标,其中高速分接部分和5GHz1∶2分频器都采用共栅结构、单时钟输入的锁存器;而低速分接部分则由动态CMOS逻辑实现.通过在片晶圆测试,该芯片在输入10Gbit/s、长度为231-1的伪随机码流时工作性能良好,电源电压1·8V,功耗仅为100mW.芯片面积为0·65mm×0·75mm.

关 键 词:光纤通信  CMOS  分接器  低功耗
本文献已被 CNKI 等数据库收录!
设为首页 | 免责声明 | 关于勤云 | 加入收藏

Copyright©北京勤云科技发展有限公司  京ICP备09084417号