首页 | 本学科首页   官方微博 | 高级检索  
     检索      

基于FPGA的Deflate算法核心模块设计
引用本文:孙圣.基于FPGA的Deflate算法核心模块设计[J].教育技术导刊,2010,9(5):63-64.
作者姓名:孙圣
作者单位:桂林理工大学信息科学与工程学院;
摘    要:基于嵌入式设备FPGA,对无损压缩算法Deflate算法进行加速。采用哈希表方法,把Deflate核心算法用在FPGA上,实现了软硬件协同设计。独创性地设计并实现了窗口大小为32K的Deflate算法。主要介绍该设计的哈希表模块部分。

关 键 词:嵌入式  FPGA  无损压缩  Deflate  懒惰匹配  哈希表  

The Core Module Design of Deflate Algorithm on FPGA
Abstract:It is based on the embedded equipment FPGA,to accelerate the lossless compression algorithm in the article.It implements the collaborative design realizing the core mechanic of the Deflate algorithm on FPGA,in the method of the hash table,which implements the Deflate algorithm of the window in the size of 32K originally.It provides the information of the hash table module portion principally.
Keywords:Enbedded  Fpga  Lossless Compression  Deflate  Lazy Match  Hash Table  
本文献已被 CNKI 万方数据 等数据库收录!
点击此处可从《教育技术导刊》浏览原始摘要信息
点击此处可从《教育技术导刊》下载免费的PDF全文
设为首页 | 免责声明 | 关于勤云 | 加入收藏

Copyright©北京勤云科技发展有限公司  京ICP备09084417号