具有单比特纠错功能的并行CRC实现方法 |
| |
引用本文: | 韩骥宇,李锐.具有单比特纠错功能的并行CRC实现方法[J].大众科技,2017,19(1). |
| |
作者姓名: | 韩骥宇 李锐 |
| |
作者单位: | 中航工业西安飞行自动控制研究所,陕西西安,710065 |
| |
摘 要: | 文章从原理上阐述了CRC的机理,比较了串行CRC电路和并行CRC电路在实际中处理速率、传输速率及使用方面的特点;此外,从原理上阐明了传输过程中纠正一位及多位数据错误的方法,通过该种纠错技术,可以避免数据重传或者丢包现象,有效提高传输效率、降低误包率3个数量级以上;最后,利用FPGA进行硬件实验,实现了在160Mbits/s传输速度下,传输1024 bits数据可以正确纠正一位错误的功能。
|
关 键 词: | CRC算法 纠错算法 FPGA实现 并行计算 高速传输 |
Single bit error correction via a parallel CRC method |
| |
Abstract: | |
| |
Keywords: | |
本文献已被 CNKI 万方数据 等数据库收录! |
|