VHF波段频率合成器的设计与实现 |
| |
引用本文: | 赵秋明,邹军林.VHF波段频率合成器的设计与实现[J].大众科技,2012,14(4):26-28. |
| |
作者姓名: | 赵秋明 邹军林 |
| |
作者单位: | 桂林电子科技大学信息与通信学院,广西桂林,541004 |
| |
基金项目: | 广西无线宽带通信与信号处理重点实验室主任基金“基于软件无线电的硬件平台的设计” |
| |
摘 要: | 基于锁相环(phase loop lock,PLL)频率合成原理,研究了一种采用MC145170和MC12148实现VHF波段频率合成器的方法,提出了硬件电路设计方案,详述了关键电路的硬件设计。该频率合成器输出频率为45MHz-88MHz,实验结果表明该频率合成器输出功率大于7dBm,输出信号相位噪声优于-84dBc/Hz@10kHz,近端杂散抑制度大于-67dBc。
|
关 键 词: | PLL MC145170器件 MC12148器件 频率合成 |
Design and implementation of VHF band frequency sythesier |
| |
Abstract: | Base on the principle of PLL technology,research of a MC145170 and MC12148 for implementation of VHF band frequency sythesizer,this paper proposes a hardware design and the puts up the key circuit design.As a result,the frequency sythesizer outputs frequency of 45MHz-88MHz,output power is higher than 7dBm,phase noise of which is less than-84dBc/Hz@10kHz,and the spur of which is better than-67dBc. |
| |
Keywords: | PLL MC145170 device M12148 device frequency sythesis |
本文献已被 CNKI 万方数据 等数据库收录! |
|