共查询到20条相似文献,搜索用时 15 毫秒
1.
本文基于DDS的基本原理,使用Altera公司的FPGA芯片完成信号发生器的设计,在Quartusll开发环境下采用VHDL语言编程实现。本设计所采用的方法设计的信号发生器结构简单,比采用专用DDS芯片更为灵活。只要改变FPGA中的ROM数据,DDS就可以产生任意波形,因而具有相当大的灵活性和可扩展性。 相似文献
2.
在分析DDS工作原理的基础上,以FPGA为主控电路、AD9910芯片为核心,设计一种高精度、频率连续可调、响应速度快、低杂散的信号发生器,并对该信号发生器的系统结构和软硬件进行详细设计,针对DDS芯片本身输出杂散多的特性,在设计中采取了技术措施,有效抑制了DDS杂散信号,可用于替代某卫星微波雷达系统中的模拟压控振荡器. 相似文献
3.
本文介绍了基于FPGA技术,利用VHDL编程并加以简单的外围电路构成的数控移相正弦信号发生器。具体应用FPGA芯片及D/A转换器,采用直接数字频率合成技术(DDS),设计实现了一个频率、相位可控的正弦信号发生器。采用此方法设计的数控移相正弦信号发生器能够产生频率、相位均可数字式预置并可调节的两路正弦波信号,频率范围为20Hz至20kHz,相位差范围为0-359°,步进为1°。 相似文献
4.
陈亮 《内蒙古科技与经济》2019,(2)
基于直接数字频率合成(DDS)原理、可编程(FPGA)技术及RISC-V微控制器技术,设计了一个可实现高精度,任意波形的信号发生器,该信号发生器为一种新型的SOPC片上系统,以RISC-V微控制器E200为核心的SOC系统,包含片上RAM,片上ROM,UART通信接口,AD9851控制器IP以及自主设计研发的DDS控制器IP,DDS控制器为多功能DDS IP核,支持工业界标准AXI总线标准,并支持高精度,支持各种波形数据。 相似文献
5.
6.
本文论述的一种基于FPGA的DDS实验装置设计思路,装置硬件结构设计和FPGA片内数字电路设计,该装置由电源板、DAC信号发生器、FPGA最小系统组成,波形数据则由CORDIC算法模块的数据经过变换后得到,在使用时通过设置所需波形的频率,相位的信息即可得到相应的方波或正弦波。 相似文献
7.
基于DDS芯片AD9833的低频信号发生器 总被引:1,自引:0,他引:1
文章介绍一种基于直接数字频率合成技术(DDS)的低频信号发生器,该系统采用AD9833与ATmega128单片机相结合的方法,以单片机ATmega128为进程控制和任务调度的核心,以DDS芯片AD9833为直接数字频率合成器,实现了输出频率在10Hz~2MHz范围可调,输出信号稳定度优于10。的正弦波、方波和三角波信号。实验证明,此设计硬件电路结构简单,软件控制灵活,输出信号频率稳定,分辨率高。 相似文献
8.
9.
10.
本文介绍了一种基于FPGA的简易数字信号传输性能分析仪的设计,实现数字信号传输性能测试。利用FPGA逻辑功能设计两个m序列发生器,生成数字信号和伪随机信号,并用曼彻斯特码编码输出。设计一个低通滤波器,和伪随机信号发生器一起用来模拟传输信道,并利用FPGA内置的数字锁相环提取同步时钟信号。分析仪采用FPGA的NIOSⅡ处理器作为主控,交互接口友好。最后信号和同步信号通过示波器后,就可以观察到眼图,从而实现数字信号传输性能的评价。 相似文献
11.
文章设计的任意波形发生器是以Altera公司的FPGA芯片为核心,运用QuartusⅡ开发工具和Verilog—HDL语言,采用DDS技术而设计的。具有操作简单、集成度高的特点且频率和相位可调。 相似文献
12.
目的:设计并实现一个单工无线通讯系统,实现单工语音和短信数据的传输业务.方法:以DDS(Direct Digital Frequency Synthesis)数字频率合成芯片AD9954,单片机MSP430F449和FPGA为控制核心,采用二次调频的方式实现短信信号和语音信号的调制和发送,通过收音芯片CXA1238S解调出信号.结果:本系统发射功率≤20mW,语音传输距离为25米.短信传输距离不小于15米,并可实现对八个从站的选台功能.结论:数字调制方式可以极大地提高信号传输的稳定性和可靠性. 相似文献
13.
本文采用Altera公司的CycloneII系列FPGA作为主控芯片,ADI公司的模数转换芯片AD9226及其他外围电路,设计了一个基于FPGA芯片的高速数据采集系统,实现对正弦信号的采集、存储、显示。 相似文献
14.
DDS广泛应用于接收机本振、信号发生器、仪器、通信系统、雷达系统等,尤其适合于跳频无线通信系统。此设计运用两片51单片机,以及电阻、电容完成了一种性价比较高的低频信号发生器的设计,具有较好的应用价值。 相似文献
15.
随着集成电路技术的发展,可编程芯片以其体积小、速度快、功耗低、设计灵活等优点,被广泛地应用于高速数字信号传输及数据处理。主要介绍基于CPLD(Complex Programmable Logic Device)(复杂可编程逻辑器件)开发的高精度信号发生器工作原理和设计方法,突出可编程芯片在信号发生器电路中应用,通过电路仿真和电路板焊装装调试,验证信号发生器输出信号达到了设计要求。 相似文献
16.
17.
1.系统总体结构多DDS同步控制系统采用二级控制,多个(图中给出了六个)DDS均由一个FPGA直接控制,而FPGA又通过PIC单片机接收主机控制。在主机中存储大量的波形参数和数据库,可根据实际应用的需要,随时产生各种控制命令信号,并同时提供相应数据。通过程序或由人直接控制,主机将命令和数据通过CAN总线发往控制系统,FPGA收到命令和数据后,按照指定的方式对各DDS实施控制,得到所要求的信号。如图1所示。 相似文献
18.
19.
20.
本文频率特性测试仪采用单片机最小系统为控制核心,由正弦信号发生器、数据采集存储、处理、显示等功能模块组成,通过键盘控制来实现幅频特性的测量,包括参数预置、点测结果的显示,以及用普通示波器显示幅频特性曲线。系统采用数字控制DDS芯片AD9850产生100Hz~100KHz正弦信号,频率值与步长均能灵活准确地预置,被测网络采用有源带通双T网络,中心频率及带宽均达到要求。 相似文献